Master's Core Thinking FPGA Yapay Zekayı Güçlendirir 68. Uluslararası Yüksek Lisans Konferansı (Pratik Ders)

Ana temel düşünce

2018 FPGA Güçlendiren Yapay Zeka Semineri

68. Uluslararası Yüksek Lisans Konferansı

24-26 Temmuz 2018

Nanjing, Çin

organizatör

Sanayi ve Bilgi Teknolojileri Bakanlığı Yetenek Değişim Merkezi (MIITEC)

organizatör

IC Wisdom Valley of Jiangbei New District

ortak düzenleyici

İnsan Kaynakları Hizmeti Endüstri Parkı, Jiangbei Yeni Bölgesi, Nanjing

Nanjing Entegre Devre Endüstrisi Hizmet Merkezi

Jiangsu Semiconductor Industry Association

Çin Elektrik Teknolojisi Grubu

Destek medyası

EETOP, yarı iletken endüstri gözlemi, çekirdek usta,

China Semiconductor Forum, Chip List, IC Coffee,

Yarı iletken endüstri ittifakı, yarı iletken çemberi, çekirdek dünya,

Chip Superman, Core Haber Ajansı, Core Theory

1. Etkinlik düzenlemesi

1. Beyni düşünme

2018 FPGA Güçlendiren Yapay Zeka Semineri

(Ücretsiz katılım)

Yer: Nanjing Jiangbei Yeni Bölge Endüstriyel Teknoloji Araştırma ve İnovasyon Parkı

(316, 3. Kat, A Blok, Kuluçka Binası, 99 Tuanjie Yolu, Pukou Bölgesi, Nanjing)

Linjiang Road Metrosu'nun 1. Çıkışından R&C Park'a ücretsiz servis otobüsü vardır.

2. 68. Uluslararası Yüksek Lisans Konferansı

FPGA zamanlama / güç optimizasyonu ve yazılım ve donanım ortak tasarımı

(Kayıt ücreti gereklidir, ayrıntılar için aşağıya bakın)

Yer: 7. Kat, Zhixin Teknoloji Binası, Jiangbei Yeni Bölgesi, Nanjing

(No. 15 Xinghuo Yolu, Jiangbei Yeni Bölgesi, Nanjing)

Xinghuo Road Metro İstasyonu'nun 1 veya 4 numaralı çıkışına 100 metre, Nanjing Metro Hattı 3

Bir, ünlü temel düşünce

  • Etkinlik zamanı: 24 Temmuz 2018 (Salı sabahı)

  • Etkinlik konusu: FPGA yapay zekaya yardımcı oluyor

  • Yer: Nanjing Jiangbei Yeni Bölge Endüstriyel Teknoloji Araştırma ve İnovasyon Parkı

    (316, 3. Kat, A Blok, Kuluçka Binası, 99 Tuanjie Yolu, Pukou Bölgesi, Nanjing)

  • Etkinlik gündemi:

  • Not: Yukarıdaki düzenlemeler gerçek koşullara göre ayarlanabilir.

    kayıt yolları

    1. E-posta kaydı

    Kayıt dekontu formunu doldurun ve Word'ün elektronik versiyonunu "Core Power Talent Program" posta kutusuna gönderin: icplatform@miitec.cn,

    E-posta konu biçimi: kayıt + FPGA yardım yapay zeka semineri + birim adı + kişi sayısı;

    Posta içeriği: ad, birim, departman ve pozisyon, telefon numarası ve e-posta adresini içerir.

    2. WeChat kaydı

    Doğrudan kaydolmak için aşağıdaki QR kodunu tarayın (önerilir)

    3. Telefon kaydı

    Wang Chen 025-6964009413901584204

    Zhang Huan 025-6967821018262610717

    2. 68. Uluslararası Konferans Salonu

    ( FPGA zamanlama / güç optimizasyonu ve yazılım ve donanım ortak tasarımı )

    Ders + pratik işlem

    Uzman tanıtımı

    Khaya Ordusu

    Yajun Ha

    Şangay Bilim ve Teknoloji Üniversitesi Profesörü

    devam et:

  • 1996 yılında Zhejiang Üniversitesi'nden bir lisans derecesi aldı.

  • 1999'da Singapur Ulusal Üniversitesi'nden yüksek lisans derecesi aldı.

  • 2004 yılında Belçika'daki Leuven Üniversitesi'nden doktorasını aldı.

  • Şu anda ShanghaiTech Üniversitesi'nde tam zamanlı bir profesördür. Daha önce, Singapur Bilgi ve İletişim Teknolojileri Enstitüsü'nde bilim insanı ve BYD Ortak Laboratuvarı'nın yöneticisiydi. Aynı zamanda, Singapur Ulusal Üniversitesi Elektronik ve Bilgisayar Mühendisliği Bölümü'nde doçenttir.

  • Belçika'daki Avrupa Mikroelektronik Merkezi'nde (IMEC) araştırmacıydı ve Şangay Uzay İdaresi Uzay Ölçümü, Kontrol ve İletişim Enstitüsü'nde araştırma çalışmalarına katıldı.

    Araştırma bölgeleri:

  • FPGA mimarisi, araçları ve uygulamaları, yeniden yapılandırılabilir bilgi işlem, düşük güçlü dijital entegre devreler ve sistem tasarımı, robotik ve akıllı arabalar ve akıllı donanımla ilgili gömülü sistem araştırmaları ve uygulamaları.

  • Kurum ve derneklerdeki pozisyonlar:

  • 2016-2017, IEEE Circuits and Systems I (TCAS I) dergisinin yardımcı editörü olarak görev yaptı;

  • 2013'ten 2014'e kadar IEEE Çok Büyük Ölçekli Entegre Sistem (TVLSI) dergisinin editör yardımcısı olarak görev yaptı;

  • 2011'den 2013'e kadar IEEE Circuits and Systems II (TCAS II) dergisinin editör yardımcısı olarak görev yaptı;

  • 2009 yılından beri JOLPE dergisinin yardımcı editörü olarak görev yapmaktadır.

  • Asya Pasifik Elektronik Tasarım Otomasyonu Konferansı (ASP-DAC) 2014 Organizasyon Komitesi Başkanı; Uluslararası Programlanabilir Teknoloji Konferansı FPT 2010 ve FPT 2013 Teknik Komitesi Başkanı; IEEE Devreler ve Sistemler Birliği Singapur Şubesi Başkanı (2011 ve 2012); ASP- DAC Yönlendirme Komitesi Üyesi ve IEEE CAS VLSI ve Uygulamalı Teknoloji Komitesi üyesidir.

  • DAC, DATE, ASP-DAC, FPGA, FPL ve FPT gibi gömülü sistemler ve FPGA alanında birçok tanınmış konferansın teknik komitelerinin üyesidir. O, Şanghay'daki "Bin Yetenek Programı" nın bir bilgini. Aynı zamanda IEEE'nin kıdemli üyesidir.

  • Ödüller:

  • TCAS I ve II, TVLSI, TC, JSSC, DAC ve ISSCC gibi uluslararası üne sahip dergi ve konferanslarda yaklaşık 100 akademik makale yayınladı.

  • Ders özeti

    1.FPGA'lar: Mimarilere ve araçlara genel bakış

    FPGA'lar: Mimari ve araçlara genel bakış

    Bu bölüm, bu kurstaki diğer konuların temelini atmak için dijital sistem tasarımının temellerini gözden geçirerek başlayacaktır. Senkronize tasarımda tasarım kriterleri, zaman ve güç kısıtlamaları vurgulanacaktır çünkü bunlar tüm FPGA tasarımlarının takip etmesi gereken ilk gereksinimlerdir. Daha sonra, genel FPGA mimarisini ve araçlarını ana hatlarıyla açıklayacağız ve satıcı tarafından sağlanan FPGA mimarisi ve araçlarının örnekleri ile göstereceğiz.

    Belirli konular şunları içerir:

  • Dijital sistem tasarımının temelleri Dijital sistem tasarımının temelleri

  • FPGA mimarilerine genel bakış FPGA mimarilerine genel bakış

  • FPGA tasarım araçlarına genel bakış FPGA tasarım araçlarına genel bakış

  • Bu ders ayrıca dersin genel içeriğini tanıtacak ve izlenecek mantık ve yöntemleri açıklayacaktır. Önemli olan, kursun temel öğrenme hedeflerinin açıklanması ve bu hedeflere ulaşmak için ne yapılması gerektiğidir.

    2. Zamanlama Kavramları

    Zaman gereksinimlerini karşılamak genellikle FPGA uygulaması için en önemli zorluktur, özellikle de gerekli saat frekansı yüksek olduğunda. Dijital devrelerde ve sistemlerde kullanılan çeşitli zamanlama kavramlarını tartıştık ve zaman sınırlarını, nereden geldiklerini ve FPGA uygulamalarının zamanlama performansını iyileştirmeye nasıl yardımcı olabileceklerini açıkladık. İlgili uygulamada kavramlara dair anlayışımızı güçlendireceğiz.

    Bu bölümdeki belirli konular şunları içerir:

  • Senkron ve asenkron devreler Senkron ve asenkron devreler

  • Senkron zamanlama kavramları Senkron zamanlama kavramları

  • Küresel zamanlama kısıtlamaları

  • Belirli zamanlama kısıtlamaları

  • Zamanlama simülasyonu

  • Zamanlama raporu

  • İlgili laboratuvar şöyle olacaktır: Karşılık gelen laboratuvar:

    Lab 1: Zamanlama Simülasyonunu ve Raporunu Anlamak

    Lab 1: Zamanlama simülasyonunu ve raporlamayı anlama

    3. FPGA Zamanlama Kapatma Teknikleri FPGA Zamanlama Kapatma Teknikleri

    Önceki bölümde tartışılan kavramlara dayalı olarak, bu bölüm, zamanlamayı iyileştirmeye yardımcı olabilecek gelişmiş FPGA mimarisindeki seçili bileşenleri önerecektir. Örneğin, çeşitli zamanlama doğrulama IP sabit çekirdekleri, yüksek kaliteli saat yöneticileri vb. Ek olarak, FPGA'ların içinde ve dışında artan veri iletimi talebini desteklemek için, FPGA'lara çoklu gigabit alıcı vericiler ve Ethernet IP çekirdekleri gibi yüksek hızlı I / O modülleri eklenmiştir. Yüksek hızlı FPGA devresinin yüksek yoğunluklu kodlama teknolojisi tartışıldı. Son olarak, hızlı ve yüksek hızlı zamanlama kapanması için önerilen tasarım akışı özetlenmiştir.

    Belirli konular şunları içerir:

  • Zamanlaması kanıtlanmış IP sert çekirdekleri Zamanlama kanıtlanmış IP sabit çekirdekleri

  • Yüksek kaliteli saat ölçümü kullanma

  • Yüksek hızlı G / Ç modüllerini kullanma

  • Yüksek hızlı devreler için HDL kodlama teknikleri HDL kodlama teknikleri

  • Yüksek hızlı zamanlama kapanması tasarım akışı Yüksek hızlı zamanlama kapanması tasarım akışı

  • İlgili laboratuvar şöyle olacaktır: Karşılık gelen uygulama:

    Lab 2: Kapanış için Zamanlama Optimizasyonu

    Deney 2: Zamanlama kapanışı optimizasyonu

    4. Güç Kavramları

    Mobil uygulamalarda, FPGA uygulamasının güç tüketimi, her pil şarjından sonraki çalışma süresini sınırladığından, güç tüketiminin karşılanması genellikle FPGA uygulaması için önemli bir zorluktur. Dijital devrelerde ve sistemlerde kullanılan çeşitli güç kaynağı kavramlarını tartışacağız ve hangi güç bileşenlerinin olduğunu, nereden geldiklerini ve FPGA uygulamalarının güç tüketiminin nasıl değerlendirileceğini göstereceğiz. İlgili deneylerde kavramlara dair anlayışımızı güçlendireceğiz.

    Belirli konular şunları içerir:

  • FPGA güç tüketimi bileşenleri FPGA güç tüketimi kaynakları

  • Düşük güçlü FPGA mimarileri · Düşük güçlü FPGA mimarisi

  • Düşük güçlü FPGA tasarım araçları ve algoritmaları Düşük güçlü FPGA tasarım araçları ve algoritmaları

  • FPGA güç tahmini FPGA güç tahmini

  • İlgili laboratuvar şöyle olacaktır: Karşılık gelen uygulama:

    Lab 3: FPGA Güç Değerlendirmesi

    Deney 3: FPGA güç tüketimi değerlendirmesi

    5. FPGA Güç Optimizasyon Teknikleri FPGA Güç Optimizasyon Teknikleri

    Önceki bölümde tartışılan kavramlara dayanarak, bu bölümde düşük güçlü FPGA'ları uygulamak için bazı güç optimizasyon tekniklerinin yanı sıra düşük güç elde etmek için FPGA tasarım araçlarını kullanmak için doğru tasarım yöntemleri tartışılacaktır.

    Belirli konular şunları içerir:

  • FPGA güç optimizasyon teknikleri FPGA güç optimizasyon teknikleri

  • Düşük güç tasarım yönergeleri Düşük güç tasarım yönergeleri

  • İlgili laboratuvar şöyle olacaktır: Karşılık gelen uygulama:

    Lab 4: FPGA Güç Optimizasyonu

    Deney 4: FPGA güç optimizasyonu

    6. İşlemci ve Hızlandırıcı Tabanlı Bilgi İşlem Mimarisi

    İşlemci ve hızlandırıcıya dayalı bilgi işlem mimarisi

    FPGA hesaplama sistemlerinde, genellikle işlemciye (PS) hesaplama açısından yoğun olmayan kodlar ve FPGA mantığı (PL) tabanlı hızlandırıcılara hesaplama açısından yoğun kodlar atarız. Bu bölüm esas olarak işlemci + hızlandırıcı (PS + PL) mimarisinin ana kavramlarını tanıtır. Konular arasında G / Ç arayüzü, adresleme, kesintiler, doğrudan bellek erişimi vb. Yer alır.

    7. Yazılım / Donanım Ortak Tasarım Akış Yazılımı / Donanım Ortak Tasarım Akışı

    Bu bölüm, yazılım ve donanım ortak tasarımı için SDSoC çerçevesinin nasıl kullanılacağını açıklamaktadır. İlk önce PS + PL donanım mimarisi ve Linux OS sistem yazılımından oluşan SDSoC ortak tasarım platformunun nasıl oluşturulacağını tartışacağız. Ardından algoritmanın PS'de nasıl derleneceğini tanıttı. Üçüncüsü, algoritmanın hangi kısmının PS'ye tahsis edilmesi gerektiğini ve hangi kısmın PL'ye tahsis edilmesi gerektiğini bilmek için algoritmayı analiz etmek için profillemenin nasıl kullanılacağını tartıştık. Son olarak, belirlenen yazılım ve donanım bölümünü hızlı bir şekilde uygulamamıza ve performansını değerlendirmemize yardımcı olması için SDSoC kullanıyoruz.

    İlgili laboratuvar şöyle olacaktır: Karşılık gelen uygulama:

    Lab 5: SDSoC ile Yazılım / Donanım Ortak Tasarımı

    Deney 5: Yazılım / donanım ve SDSoC'nin ortak tasarımı

    8. Yazılım / Donanım Sistem Optimizasyon Yazılımı / Donanım Sistem Optimizasyonu

    Yazılım ve donanım ortak tasarım sisteminin optimizasyon problemi tartışılır. Önceki bölümde elde edilen ortak tasarlanmış sistemi kullanarak, sistem performansını daha da iyileştirmek isteyebiliriz. PL donanım performansının bu yönünü optimize etmek için gelişmiş sentez araçlarının nasıl kullanılacağını tartışacağız.

    İlgili laboratuvarlar şunlar olacaktır: İlgili uygulama:

    Lab 6: Ortak Tasarım Optimizasyonu

    Deney 6: İşbirliğine dayalı tasarım optimizasyonu

    Lab 7: SDSoC Ortak Tasarım Platformu Oluşturma

    Deney 7: SDSoC işbirliğine dayalı tasarım platformu oluşturun

    Kayıt ücreti

    (1) Kayıt ücreti: 4800 yuan / dönem

    Çevrimiçi kayıt için lütfen "Normal Öğrenciler için Kayıt" kanalını seçin

    (2) Çekirdek güç işbirliği biriminin katılımcıları: 3800 yuan / dönem

    Online kayıt için lütfen "Katılımcı Kaydı" kanalını seçin

    (3) Öğrenci refahı:

    Ulusal üniversite öğrencileri (lisans, yüksek lisans, doktora) uluslararası ünlü derslere katılır ve standart kayıt ücretlerinin yarı fiyatından yararlanır;

    Nanjing yerel okul öğrencileri için kayıt ücreti: kişi başı 1.000 yuan.

    Online kayıt için lütfen "öğrenci kaydı" kanalını seçin

    (4) Son sınıf öğrencilerinin refahı:

    2018 Uluslararası Konferanslarından herhangi birine katılmak için ödeme yapmış olan herkes, önümüzdeki 6 ay içinde 2018 Uluslararası Konferanslarından herhangi birine yarı fiyatına kayıt ücreti karşılığında katılabilir.

    Online kayıt için lütfen "Eski Öğrenciler için Kayıt" kanalını seçin

    (5) Üniversite refahı:

    Ulusal kolej öğretmenleri (ücretli kayıt) 1 öğrenciyi ücretsiz olarak getirebilir

    Çevrimiçi öğretmen kaydı için lütfen "Normal Öğrenci Kaydı" kanalını seçin ve sizinle birlikte olan öğrenciler "Özel Davetli Kayıt" kanalını seçmelidir

    Not:

    Tercihli politikalar: Öğrenciler için Bonus Sınıf IV tercihli politikalar başlatılır. Ayrıntılar için lütfen mavi bölüme tıklayın.

    Öğrenci kayıt ücreti, okul tarafından verilen öğrenci kimliği veya öğrenci sertifikası (okul veya kolejin resmi mührü ile damgalanmıştır) sağlanmalıdır ve taranan kopya icplatform@miitec.cn posta kutusuna gönderilecektir. İnceleme geçtikten sonra katılabilirsiniz.

    Etkinlik sırasında öğrenim ücretleri, malzeme ücretleri ve öğle yemeği dahildir. Öğrencilerin ulaşım, konaklama ve diğer masrafları hariç (öğrenciler kendileri ödemelidir).

    Guoxinxin Century Nanjing Information Technology Co., Ltd., uluslararası ünlü konferans salonunun bu oturumu için bir fatura düzenledi.Faturanın içeriği eğitim ücretidir.

    Lütfen kayıt ücretini 20 Temmuz 2018 tarihinden önce aşağıdaki hesaba yatırın ve havale açıklamalarında ödeme bilgilerini belirtin (sayı 68 + birim + katılımcı adı).

    ödeme bilgileri:

    Hesap Adı: Guoxinxin Century Nanjing Information Technology Co., Ltd.

    Hesap Bankası: Industrial and Commercial Bank of China Co., Ltd. Nanjing Puzhu Road Alt Şubesi

    Hesap numarası: 4301014509100090749

    Veya yerinde POS ödemesini desteklemek için lütfen banka kartınızı etkinlik sitesine getirin.

    kayıt yolları

    1. Posta kaydı (önerilir)

    Kayıt makbuzu formunu doldurun ve Word'ün elektronik versiyonunu "Core Power Talent Program" posta kutusuna, e-posta adresine gönderin: icplatform@miitec.cn

    Makbuz formunun dosya adı ve e-posta konusu şu şekildedir: "Kayıt + Sayı 68 + Ünite Adı + Kişi Sayısı".

    2. WeChat kaydı

    Çevrimiçi kaydolmak için aşağıdaki QR kodunu tarayın (önerilir):

    Kayıt talimatları: Bu etkinlik, çevrimiçi kayıt ve çevrimdışı ödeme şeklini alacaktır. Çevrimdışı ödeme halka veya yerinde POS kartı ödemesi yapılabilir, lütfen kaydı çevrimiçi olarak gönderin!

    3. Telefon kaydı

    Wang Chen 025-6964009413901584204

    Zhang Huan 025-6967821018262610717

    Konaklama rezervasyonu

    Otel adı: Nanjing Xinyitian Kingsley Otel

    Otel adresi: No. 8 Lijing Yolu, Pukou Bölgesi, Nanjing (Dongda Chengxian Koleji Metro Hattı 3'ün 4. Çıkışına 400 metre)

    Sözleşme fiyatı: Deluxe tek kişilik oda / standart oda 338 yuan / oda

    Rezervasyon yöntemi: Otel rezervasyonu yaptırması gereken öğrencilerin 20 Temmuz saat 12: 00'den önce personelle iletişime geçmeleri gerekmektedir.

    Otel rezervasyonu için irtibat kişisi:

    Yu Dapeng 18017813372

    E-posta: icqy@miitec.cn

    Trafik yolları

    1. Master'ın temel düşüncesi: Nanjing Jiangbei Yeni Bölge Endüstriyel Teknoloji Araştırma ve İnovasyon Parkı

    Servis otobüsü hattı saatleri aşağıdaki gibidir (Metro Hattı 10 Linjiang Yolu, Çıkış 1'den Yanchuang Park'a ücretsiz servis otobüsü vardır)

    2. 68. Uluslararası Yüksek Lisans Konferans Salonu: 7. Kat, Zhixin Teknoloji Binası, Jiangbei Yeni Bölgesi, Nanjing

    Güzergah: Xinghuo Road Metro İstasyonu Çıkış 1'in 100 metre güneyinde, Nanjing Metro Hattı 3

    2017 FPGA seminer ve konferans salonunun öne çıkan özellikleri

    20 Eylül 2017'de, Sanayi ve Bilgi Teknolojileri Bakanlığı (MIITEC) Yetenek Değişim Merkezi (MIITEC) ve Belçika Mikroelektronik Araştırma Merkezi (IMEC) tarafından ortaklaşa düzenlenen "Master Chip Thinking" 2017 FPGA Endüstri ve Uygulama Semineri Jiangsu Eyaleti Nantong'da düzenlendi Başarıyla düzenlenen bu etkinliğe 200'den fazla kişi katıldı. Tsinghua Üniversitesi'nden Profesör Wei Shaojun, Shan Yueer, Wuxi Zhongwei Yixin Co., Ltd. Genel Müdürü, Lu Jiahua, Xilinx Araştırma Enstitüsü Frontier Teknoloji Geliştirme Müdürü, Çin Bilimler Akademisi Profesörü Yang Haigang, Yang Haigang, Programlanabilir Çip ve Sistem Araştırma Ofisi Direktörü Paylaş.

    20-22 Eylül tarihleri arasında, "Temel Dinamikler" Yetenek Geliştirme Programı-Uluslararası Yüksek Lisans Ders Salonu'nun 46. "FPGA Mimarisi, Araçları ve Uygulamaları" Nantong'da düzenlendi. ShanghaiTech Üniversitesi'nden Profesör Ha Yajun, öğrencilerle FPGA mimarisi, araçları ve uygulamaları hakkında iletişim kurdu. Bu etkinliğe 130'dan fazla teknik araştırmacı ve işletmeler, üniversiteler ve araştırma enstitülerinden ilgili temsilciler katıldı.

    Profesör Ha, "FPGA mimarisi, araçları ve uygulamaları" konusuna odaklandı ve FPGA'lerin mimarisini, araçlarını ve uygulamalarını teorik teknoloji ve uygulama paylaşımı gibi çeşitli perspektiflerden analiz etti.

    Profesör Ha Yajun, FPGA mimarisinin dijital sistemlerin kullanılmasını sağladığını ve genel olarak üç bölümden oluştuğunu belirtti: programlanabilir mantık, programlanabilir yol ve programlanabilir G / Ç; her bir bileşenin FPGA mimarisindeki rolünü tartıştı ve FPGA mimari alanını anlattı Ve yıllar içinde nasıl geliştirildiğini ve iyileştirildiğini gösterin. Ek olarak, genel FPGA mimarisine odaklanır ve Xilinx ve Altera gibi başlıca FPGA satıcılarından FPGA mimari örnekleri sağlar.

    Aynı zamanda konferans salonunda ileri FPGA mimarisi konuları tartışılmaktadır. Örneğin, FPGA'larda artan veri dönüştürme talebini desteklemek için, FPGA'ya gigabit alıcı-vericiler ve Ethernet IP çekirdekleri gibi yüksek hızlı giriş ve çıkış sistemleri eklenir. Yeni FPGA mimarisindeki düşük enerji tüketimini ve yüksek hızlı G / Ç'yi tartışıyor ve son olarak FPGA ve ASIC'in farklı uygulamalarda hesaplama platformları olarak kullanımını karşılaştırıyor.

    FPGA uygulama bölümü, savunma havacılık elektronik ekipmanı, tıbbi elektronik, otomotiv görüntüleme, canlı görüntüleme motorları, tüketici elektroniği, dijital ekranlar, veri merkezi sunucuları, yüksek performanslı bilgi işlem sunucuları, endüstriyel görüntüleme, medikal ultrason, görüntüleme ve görüntü işleme yüksek çözünürlüklü fotoğrafçılık, Kablolu iletişim, optik iletim ağı, kablosuz iletişim işlemcisi ve diğer uygulamalar. Profesör Ha, öğrencilerin "FPGA" nın ilgili teknolojileri ve uygulamaları hakkında daha kapsamlı bir anlayışa sahip olması için FPGA'nın teknik içeriğini ve ilgili uygulamalarını analiz etmek için uygulamaları ve vakaları kullandı.

    < < Sonraki resmi görmek için kaydırın > >

    Temel Güç Yetenek Planı:

    İletişim: Wang Chen, Zhou Jingmei

    Telefon : 025-69640094, 025-69640097

    E-posta: icplatform@miitec.cn

    Sanayi ve Bilgi Teknolojileri Bakanlığı Yetenek Değişim Merkezi

    28 Haziran 2018

    MIT ve Microsoft, daha iyi kararlar almanıza yardımcı olacak yeni kendi kendine sürüş eğitim yöntemleri sunuyor
    önceki
    Yerli arabaların güvenli olmadığını kim söylüyor? Bu beş yıldızlı çarpışma modelleri harika
    Sonraki
    Birini incitecek kadar cesursam ne yapmalıyım? Polis sana dört numara öğretecek
    MWC fuarındaki en büyük mobil cihazı doğrudan vurdu: BMW Vision iNEXT Ultimate Pure Electric Konsept Otomobil
    Master's Core Thinking Silikon Tabanlı Optoelektronik Entegrasyon Teknolojisi ve Uygulaması 72. Uluslararası Yüksek Lisans Dersi Silikon Optoelektronik Uygulaması
    Batı Avrupa'dan yarı daha ucuz ve 2017'de Avrupa'da seyahat etmek için en iyi yer!
    Yedek kulübesi 36 puan kaybetti! Rockets neredeyse üzüldü ve Almanya yeni yardımın nihai terk edilmesinden + 8 kişilik rotasyonda şımartılmasından sorumlu.
    Lidong | Merhaba kış, sonbaharda görüşmek üzere!
    Sezonda ilk kez 6 faul! Lee Gen'in 5 istatistiği 0+, son 7 sezondaki en kötü
    Bu sokak Jingdezhen Double Repairs'in başarılarını temsil ediyor.Sadece manzarası değil, aynı zamanda uygarlığı ve temiz havası var!
    Bir aydan fazla bir süre sonra Avustralya böyle olacak
    Endonezya'daki en iyi 8 tek bayan: Guoyu 3 sandalye alır ve Japonya tamamen dışarı çıkar. Chen Yufei, He Bingjiao'yu süpürür ve ilerler
    Bugün kışın başlangıcı | Kuzey rüzgarı sessizce içeri sızıyor, ancak kalın sonbahar henüz kışın başlangıcı değil
    Havalandırma ve yakıt tasarruflu, camları açmanın doğru yolu budur!
    To Top