66. ve 71. uluslararası ustaların dersleri
Gelişmiş analog devre tasarımı Bölüm I ve Bölüm II
28-29 Haziran 2018 (Bölüm I)
Şangay, Çin
16-17 Temmuz 2018 (Bölüm II)
Nanjing, Çin
1. Konferans Salonu Düzenlemesi
66. Uluslararası Yüksek Lisans Konferansı
(Kayıt ücreti gereklidir, ayrıntılar için aşağıya bakın)
Yer: Şangay Entegre Devre Teknolojisi ve Sanayi Tanıtım Merkezi
(Bina 21, No. 1388 Zhangdong Yolu, Pudong Yeni Bölgesi, Şangay)
71.Uluslararası Yüksek Lisans Konferansı
(Kayıt ücreti gereklidir, ayrıntılar için aşağıya bakın)
Yer: Nanjing Jiangbei Yeni Bölge Endüstriyel Teknoloji Araştırma ve İnovasyon Parkı
(316, 3. Kat, A Blok, Kuluçka Binası, 99 Tuanjie Yolu, Pukou Bölgesi, Nanjing)
2. Organizasyonel düzenlemeler
organizatör
Sanayi ve Bilgi Teknolojileri Bakanlığı Yetenek Değişim Merkezi (MIITEC)
organizatör
Shanghai Linn Information Consulting Co., Ltd.
IC Bilgelik Vadisi
ortak düzenleyici
İnsan Kaynakları Hizmeti Endüstri Parkı, Jiangbei Yeni Bölgesi, Nanjing
Şangay Entegre Devre Teknolojisi ve Sanayi Tanıtım Merkezi
Çin Yarı İletken Endüstrisi Derneği Entegre Devre Şubesi
Destek medyası
Huaqiang Elektronik Ağı, EEPW, EETOP,
Yarıiletken Endüstrisi Gözlemi, Core Master, China Semiconductor Forum,
Çekirdek listesi, IC kahvesi, yarı iletken endüstrisi ittifakı, yarı iletken çemberi vb.
3. Ünlü sanatçıların tanıtımı
Boris Murmann
Elektrik Mühendisliği Profesörü, Stanford Üniversitesi
devam et:
Boris Murmann, Stanford Üniversitesi'nde elektrik mühendisliği profesörüdür. 2003 yılında Berkeley'deki California Üniversitesi'nden elektrik mühendisliği diploması aldı ve ardından 2004'te Stanford Üniversitesi'ne katıldı. 1994'ten 1997'ye kadar, otomotiv CMOS teknolojisinde düşük güçlü ve akıllı güçlü ASIC'lerin geliştirilmesinden sorumlu olduğu Almanya'daki Neutron Microelectronics'te çalıştı. 2004 yılından bu yana birçok Silikon Vadisi şirketinde danışman olarak görev yaptı.
Dr. Murmann'ın araştırma alanları, karışık sinyalli entegre devre tasarımına, özellikle de gömülü makine öğrenimi için sensör arayüzleri, veri dönüştürücüler ve özel devreler üzerine odaklanmaktadır. 2008'de VLSI Devre Sempozyumunda En İyi Öğrenci Bildiri Ödülü'nü ve IEEE Özel Entegre Devre Konferansı'nda (CICC) En İyi Davet Edilen Bildiri Ödülü'nü kazandı. 2009'da Agilent Erken Kariyer Profesörü Ödülü'nü ve 2012'de Friedrich Wilhelm Bessel Araştırma Ödülü'nü aldı.
IEEE Solid-State Circuits Magazine'in yardımcı editörü ve IEEE International Solid-State Circuits Conference (ISSCC) Data Converter Alt Komitesi'nin başkanlığını yaptı. Stanford Üniversitesi SystemX Konsorsiyumunun kurucu öğretmeni ve eş direktörü ve Stanford Üniversitesi Sistem Prototipleme Tesisi'nin (SPF) bölüm başkanıdır ve aynı zamanda bir IEEE bursiyeridir.
Marcel Pelgrom
Leuven Üniversitesi Fahri Profesörü
devam et:
Marcel Pelgrom, Hollanda'daki Twente Üniversitesi'nden bir derece aldı ve 1979'da Philips Araştırma Laboratuvarı'na katıldı. Araştırması, şarj-bağlı cihazlar, MOS eşleştirme performansı, analogdan dijitale dönüştürme, dijital görüntüleme ve çeşitli analog yapım teknikleri gibi konuları kapsıyor. Birden fazla proje ekibine liderlik etti ve yüksek hızlı analogdan dijitale dönüşüm araştırmasında ekip lideri olarak görev yaptı. 1996'dan 2003'e kadar karma sinyal elektroniği araştırma bölümünün başkanıydı.
2003 yılında Stanford Üniversitesi'nde akademik bir maaşlı geçirdi, danışmanlık profesörü olarak atandı ve ilgili teknoloji araştırmalarına araştırmacı olarak katıldı, 2013 yılının başlarında NXP'den ayrıldı ve şu anda öğretim ve danışmanlık yapıyor.
Dr. Pelgrom, iki kez IEEE Seçkin Öğretim Görevlisi olarak görev yaptı, 40 yayın, 3 kitap, 7 kitap bölümü yazdı ve 37 ABD patentine sahip. Halen Twente, Delft ve Stanford Üniversitelerinde ders vermektedir.
Marcel Pelgrom, Leuven Katolik Üniversitesi'nde fahri profesördür ve elektronik alanına yaptığı katkılardan dolayı 2017 IEEE Gustav Krichhoff Ödülü'nü kazanmıştır.
Dört, konferans salonu bilgileri
Analog devre tasarımı, günümüzün gelişmiş CMOS silikon sistemlerinde en temel tasarım disiplinidir.İlkelerinin derinlemesine anlaşılması, amplifikatörlerden yüksek hızlı veri işlemeye kadar yapı taşlarını optimize edebilir.
Bu ders, gelişmiş analog devrelerin temel prensiplerini, analiz tekniklerini ve ana topolojilerini ana hatlarıyla açıklamaktadır. Çeşitli tasarımlarda gürültü, uyumsuzluk ve distorsiyonla ilgili kapsamlı tartışmaya ek olarak, sürekli filtre tasarımı, transimpedans amplifikatörü, referans devre, karşılaştırıcı ve örnekleme devresi gibi SoC yapı taşları da derinlemesine tartışılmaktadır. Her iki öğretim üyesinin de geniş endüstriyel geçmişleri vardır, bu yüzden birçok örnek ve pratik yöntem bu dersin bir parçası olacaktır.
Analog devre tasarımı, günümüzün silikon üzerindeki gelişmiş CMOSSystems'deki en temel tasarım disiplinidir.İlkelerinin derinlemesine anlaşılması, amplifikatörlerden yüksek hızlı veri işlemeye kadar yapı bloklarını optimize etmeye izin verir. Çeşitli tasarımlarda gürültü, uyumsuzluk ve distorsiyonun kapsamlı bir incelemesinin yanı sıra, sürekli filtre tasarımı, transimpedans amplifikatörleri, referans devreleri, karşılaştırıcılar ve örnekleme devreleri gibi SoC yapı blokları hakkında derinlemesine bir tartışma yapılır. Bazı örnekler ve pratik yaklaşımlar bu dersin bir parçası olacaktır.
5. Ders özeti
(1) Gelişmiş Analog Devre Tasarımı Bölüm I:
Gelişmiş analog devre tasarımı (ilk yarı, öğretim üyesi: Profesör Boris Murmann)
1. Gün: 28 Haziran 2018 (09: 00-16: 45)
1. Ofset ve titreme gürültü bastırma-dengeleme ve titreme gürültü bastırma
-Tipik uygulama gereksinimleri, doğrama, ilişkili çift örnekleme, performans sınırlamaları, termal gürültü performansı;
Tipik uygulama gereksinimleri, doğrama, ilişkili çift örnekleme, performans sınırlamaları, termal gürültü performansı
2. Sürekli zaman filtreleri: Temeller-Sürekli zaman filtreleri: temel bilgiler
-Filtre yaklaşımı ve kutup konumu, genlik ve faz uzlaşması, durum uzayı sentezi, parametre değişim hassasiyeti;
Filtre yaklaşımları ve kutup konumları, büyüklük ve faz tepkisi arasındaki değiş tokuşlar Durum uzay sentezi, Biquads, Sallen anahtarlı filtreler, parametre değişikliklerine duyarlılık
3. Sürekli zaman filtreleri: Pratik uygulama- sürekli zaman filtreleri: gerçek uygulama
-Biquads kaskad, kutup sıfır eşleştirme, dinamik aralık ölçekleme, merdiven filtresi, entegratör uygulaması, sınırlı kazanç ve bant genişliğinin etkileri, gürültü analizi
Biquads Cascades, kutup / sıfır eşleştirme, dinamik aralık ölçekleme, merdiven filtreleri, entegratör uygulaması, sonlu kazanç ve bant genişliğinin etkisi, gürültü analizi
4. Egzersizler-egzersizler
İkinci gün: 29 Haziran 2018 (9: 00-16: 45)
5. Yüksek hızlı transimpedans amplifikatörleri - yüksek hızlı transimpedans amplifikatörleri
-Tipik uygulama gereksinimleri, MOSFET ve SiGe BJT uygulaması, topoloji seçenekleri, çift portlu geri bildirim analizi, frekans kompanzasyonu, gürültü analizi, tasarım örnekleri;
Tipik uygulama gereksinimleri, MOSFET'e karşı SiGe BJT uygulaması, topoloji seçenekleri, iki portföy geri bildirim analizi, frekans kompanzasyonu, gürültü analizi, tasarım örnekleri
6. Distorsiyon analizi - distorsiyon analizi
-Taylor serisi modeller, harmonik distorsiyon, intermodülasyon distorsiyonu, MOSFET (gm ve gds) ve BJT distorsiyon modelleri, feedback efektleri, ESD diyot distorsiyonu gibi yüksek frekans distorsiyonunu modellemek için Bussgang yöntemini kullanın
Taylor serisi modelleri, harmonik distorsiyon, intermodülasyon distorsiyonu, MOSFETS (gm andgds) ve BJT'ler için distorsiyon modelleri, geribildirimin etkisi, Bussgang metodu kullanılarak yüksek frekanslı distorsiyonun modellenmesi, örnek: ESD diyotlarından distorsiyon
7, Yüksek hızlı örnekleme - yüksek hızlı örnekleme
Anahtar uygulama seçenekleri, önyükleme, örnekleme gürültüsü, şarj enjeksiyonu, arka düzlem örnekleme, distorsiyon, titreşim sınırlaması ve titreşim etkilerinin sistem düzeyinde analizi
Anahtar uygulama seçenekleri, önyükleme, örnekleme gürültüsü, yük enjeksiyonu, alt kalıp örnekleme, distorsiyon, titreşim sınırlamaları, jitterimpact'ın sistem düzeyinde analizi
8. Egzersizler, toparlama egzersizleri
16-17 Temmuz 2018
(2) Gelişmiş Analog Devre Tasarımı Bölüm II:
Gelişmiş analog devre tasarımı (ikinci yarı, eğitmen: Profesör Macel Pelgrom)
1. Gün: 16 Temmuz 2018 (09: 00-16: 45)
1. Sinyaller ve bileşenler-sinyaller ve elektronik bileşenler
-Fourier dönüşümü ve hatası, cihaz ve devre istatistiksel hesaplama, gürültü ve eşleştirme uygulaması, yarı iletken cihaz, doğrusallık, bozulma, küçük sinyal ve büyük sinyal analizi;
Fourier dönüşümü ve düşmeleri, bileşenler ve devreler üzerinde istatistik hesaplama, ses tonu uygulaması ve eşleştirme.Yarı iletken cihazlar, doğrusallaştırma, distorsiyon, küçük sinyal-büyük sinyal
2. Analog devreler için yapı blokları - analog devreler için işlevsel modüller
-Çeşitli 1X amplifikatörler, diferansiyel çiftler, akım aynaları, kaskod, kazanç artışı, AB sınıfı çıkış kutupları, raydan raya op amplifikatörler, gürültü ve distorsiyon ödünleri;
Çeşitli 1x amplifikatörler, diferansiyeller, akım aynaları, kaskodlar, kazanç artırma, Sınıf-AB çıkış aşamaları, raydan raya çalıştırma, gürültü ve bozulma değiş tokuşları
3. Kararlılık ve iç içe döngüler - kararlılık ve döngü yuvalama
Geri bildirim topolojisi, kararlılık analizi, zaman tepkisi;
Geri bildirim topolojileri, kararlılık analizi, zaman-yanıt
4. Egzersizler-egzersizler
İkinci gün: 17 Temmuz 2017 (9: 00-16: 45)
5. Opamps-op amplifikatör
-Tek kutuplu, iki kutuplu, Miller efekti, sağ yarım düzlem sıfır noktası, geri bildirim, katlanmış kaskod, çok kanallı, üç aşamalı
Tek aşamalı, iki aşamalı, Miller, RHP sıfır, Ahuja geri besleme, katlanmış sıralı, çok yollu, üç aşamalı
6. Karşılaştırıcılar oluşturma
-Latch analizi, BER, uyumsuzluk ve gürültü analizi, topoloji analizi
Mandallama analizi, BER, uyumsuzluk ve gürültü konuları, popüler topolojiler ve sorunlar.
7. Referanslar-referans kaynağı
-Standart topoloji: genel bakış ve kusurlar
Standart topoloji: genel bakış ve tuzaklar, Sub 1-V referanslar, hız doğruluğu değiş tokuşu
8. Egzersizler, toparlama egzersizleri
6. Kayıt ücreti
1. Gelişmiş Analog Devre Tasarımı Bölüm I
Kayıt fiyatı: 4600 yuan / kişi; çekirdek güç işbirliği birimi: 4200 yuan / kişi; öğrenci fiyatı: 2300 yuan / kişi;
2. Gelişmiş Analog Devre Tasarımı Bölüm II
Refah fiyatı
Gelişmiş Analog Devre Tasarımı Bölüm I ve Bölüm II
Kayıt fiyatı: 6900 yuan / kişi;
Çekirdek Güç Kooperatif Birimi: 6500 yuan / kişi;
Öğrenci fiyatı: 4000 yuan / kişi;
Not:
1. Öğrenci kayıt ücreti için, okul tarafından verilmiş bir öğrenci kimliği veya öğrenci sertifikası (okulun veya kolejin resmi mührü ile damgalanmış) gereklidir ve taranan kopya lynne@miitec.cn adresine gönderilir. Onaylandıktan sonra katılabilirsiniz.
2. Öğrenim ücretleri, mekan kiralama ücretleri, malzeme ücretleri, etkinlik sırasında öğle yemeği dahil, öğrenciler için ulaşım, konaklama ve konaklama masrafları hariç, kendiniz ödemeniz gerekir.
Guoxinxin Century Nanjing Information Technology Co., Ltd., Sanayi ve Bilgi Teknolojileri Bakanlığı Yetenek Değişim Merkezi'nin yüzde yüz iştiraki olup, uluslararası ünlü konferans salonlarının bu dönemi için fatura kesmiştir.Faturaların içeriği eğitim ücretleridir. Lütfen kayıt ücretini son kayıt tarihinden önce aşağıdaki hesaba yatırınız ve ödeme bilgilerini havale açıklamalarında belirtiniz (sayı 66/77 + birim + katılımcı adı).
ödeme bilgileri:
Hesap adı: Guoxinxin Century Nanjing Information Technology Co., Ltd.
Banka hesabı: Industrial and Commercial Bank of China Limited Nanjing Puzhu Road Alt Şubesi
hesap numarası: 4301014509100090749
Veya yerinde POS ödemesini desteklemek için lütfen banka kartınızı etkinlik sitesine getirin.
Yedi, kayıt yöntemi
Kayıt için son tarih:
Gelişmiş Analog Devre Tasarımı Bölüm I için son başvuru tarihi 27 Haziran 2018'dir;
Gelişmiş Analog Devre Tasarımı Bölüm II kaydı için son tarih 13 Temmuz 2018'dir;
1. Posta kaydı
Lütfen kayıt makbuz formunu doldurun ve Word elektronik versiyonunu kayıt son tarihinden önce e-posta adresine gönderin: lynne@miitec.cn
Kayıt makbuzu formunun bağlantısını indirin: (Bilgisayar tarafı)
2. Telefon kaydı
Organizatör: Shanghai Linn Information Consulting Co., Ltd.
Telefon: 021-51096090
8. Konaklama rezervasyonu
Gelişmiş Analog Devre Tasarımı Bölüm I Konaklama Rezervasyonu
Şangay Otel Adı:
Yitel Hotel Zhangjiang Şubesi 459 yuan / gün'den
Ev Hanlar Zhangjiang Mağazasını Seçin 349 yuan / gün'den itibaren
Jinjiang Inn Zhangjiang 260 yuan / gün'den
otel rezervasyonu:
1. Kayıt makbuzu formunu kontrol edin:
Konaklama rezervasyonu öğrencileri, kayıt fiş formundaki otel bilgilerini kontrol eder (makbuz formuna bağlantı: ) Ve 27 Haziran saat 17: 00'den önce lynne@miitec.cn adresine gönderildi.
2. Telefonla rezervasyon:
Otel rezervasyonu: 021-51096090
Gelişmiş Analog Devre Tasarımı Bölüm II Konaklama Rezervasyonu
Nanjing Otel Adı:
Swisstouches Hotel Nanjing Lüks çift kişilik / çift kişilik oda 480 yuan / oda
Rezervasyon yöntemi:
Otel rezervasyonu yaptırması gereken öğrencilerin 14 Temmuz saat 12: 00'den önce personelle iletişime geçmeleri gerekmektedir.
Otel rezervasyonu için irtibat kişisi:
Yu Dapeng 18017813372
E-posta: icqy@miitec.cn
Servis otobüsü hattı saatleri aşağıdaki gibidir:
(Linjiang Road Metrosu'nun 1. Çıkışından (Uluslararası ünlü konferans salonuna katılma raporu) Araştırma ve Yenilik Parkı'na ücretsiz servis otobüsü vardır ve Nanjing'deki Swisstouches Hotel'e 5 dakika içinde yürüyün)